PARTE 1 Familias lテウgicas ....................................................... 1
1 Puertas lテウgicas TTL.............................................................. 3
2 Puertas lテウgicas CMOS ....................................................... 35
PARTE 2 Lテウgica combinacional ............................................ 63
3 Decodificador binario bテ。sico de 2 a 4 ............................... 65
4 Sテュntesis テウptima de circuitos combinacionales .................. 77
5 Sumador completo, generador de paridad y conversores de cテウdigo .................................................................................. 99
6 Decodificador binario de 2 a 4 con control de polaridad 117
7 Diseテアo lテウgico con el multiplexor 74?151 ........................ 129
8 Unidad aritmテゥtica de cuatro bits con el 74テ283 ............. 141
PARTE 3 Lテウgica secuencial ................................................ 155
9 Generaciテウn de seテアal de reloj con circuitos astables ..... 159
10 Contador mテウdulo 4 reversible .................................... 169
11 Contador mテウdulo 8 con el 74?90 ............................... 189
12 Contadores sテュncronos con el 74?163 ......................... 201
13 Segundero con contadores modulares ....................... 215
14 Registro de desplazamiento con el 74?74 .................. 229
15 Generador de nテコmeros seudoaleatorios .................... 237
16 Diseテアos con el registro de desplazamiento 74?194 ... 247
17 Autテウmatas de estados finitos de Mealy y de Moore .. 263
18 Biestables asテュncronos ................................................. 279
19 Divisor de frecuencia asテュncrono ................................. 291
Este texto contiene una serie de casos de estudio sobre diseテアo lテウgico digital que se exponen paso a paso en capテュtulos individuales elaborados a modo de sesiones prテ。cticas. Se recurre al versテ。til programa PSpice? como herramienta para analizar a fondo en un entorno de simulaciテウn los circuitos bajo estudio. Todos los capテュtulos vienen acompaテアados de una secciテウn dedicada a la verificaciテウn experimental de los diseテアos propuestos mediante montajes realizados sobre placas de prototipos. El material se ha agrupado en tres partes: En la primera de ellas, dedicada a presentar las caracterテュsticas mテ。s relevantes de las familias lテウgicas TTL y CMOS, se persigue una primera toma de contacto con circuitos integrados digitales mediante montajes experimentales orientados a la caracterizaciテウn de puertas lテウgicas pertenecientes a ambas tecnologテュas. La segunda parte, que incide en cuestiones de diseテアo digital, estテ。 restringida al テ。mbito de la lテウgica combinacional y comprende seis capテュtulos. Cuatro de ellos hacen uso de diferentes tipos de puertas lテウgicas para implementar una serie de circuitos, entre los que destacan decodificador